培训在职网

标题: 信号完整性工程设计原理 [打印本页]

作者: chinaboy    时间: 2018-1-16 15:05
标题: 信号完整性工程设计原理
信号完整性工程设计原理

时间地点:2018年8月10—11日  北京

学员对象:硬件设计工程师,硬件测试工程师,PCB设计工程师,
EMC工程师,PI工程师,SI工程师,项目经理,技术支持工程师,
研发主管,研发总监,研发经理,测试经理,系统测试工程师

费  用: 3800 元/位

课程背景:
本课程重点讲解了信号完整性工程设计原理,帮助电子行业工程技术人员提高在PCB布线和信号分析方面的专业技能,为企业培养优秀的SI工程师,提高产品质量和可靠性,增强产品在国内国际的市场竞争力。本课程重点不是“书本上的理论”,而是“工程中该怎么做、为什么这样做”。既要了解“这个地方有这个问题”,又要知道“这个问题工程上这样处理”。紧扣工程设计讲解关键知识点,拒绝枯燥的理论堆积,实用为主,直观形象,便于工程师接受。


课程受益:
实战应用、真正解决问题,方便落实!明白为什么,更清楚怎么做!
通过本课程的学习你可以在硬件设计,硬件测试,PCB设计,SI设计,PI设计等方面的能力有质的飞跃,本课程的内容帮助你成为业界顶尖的工程师


课程大纲:
1、正确认识信号完整性设计
² 什么是信号完整性
² 正确理解和使用带宽
ü 工程直通车:为什么分支结构本质上是带宽受限的,不适合高速传输?
ü 工程直通车:为什么串联端接阻值影响信号延迟?
ü 工程直通车:通道优化需要关注多大的频率范围?
² 互连通道中会发生什么?
² SI问题是怎样产生的
² 5个常见的SI设计误区
² 正确认识SI仿真与SI设计
² 知识要点

2、从工程的角度理解传输线
² 什么是传输线、信号在走线上是怎样传输的?
² 信号传输的电压电流表现
² 电流环路是怎样形成的
² 深入理解电容、电感
ü 工程直通车:高速差分线旁边的焊盘需要处理吗?
ü 工程直通车:去耦电容怎么安装好?
² 信号速度、传输线的延时
ü 工程直通车:DDR:为什么同组信号要走同一层?
² 信号感受到的阻抗与特性阻抗、影响特性阻抗的因素
² 什么是参考平面?哪个是参考平面?
ü 工程直通车:6层板,怎么规划布线层?
² 返回电流
ü 工程直通车:Gbps高速差分过孔为什么加伴随GND过孔?
² 参考不同平面时的电流环路在哪?
ü 工程直通车:走线参考哪个平面好?
² 模态与阻抗
ü 工程直通车:差分对耦合变化的影响,松耦合还是紧耦合?
² 损耗、趋肤效应、临近效应、表面粗糙度
ü 工程直通车:线宽有影响么?
² Dk、Df 指的是什么?
² 知识要点
² 经验法则
² 提高设计成功率的良好习惯

3、反射、端接与工程设计
² 反射是怎么形成的,反射规律。
² 信号振铃是怎么形成的?
² 信号边沿的回勾是怎样形成的?
ü 工程直通车:如何使用波形测试结果?
² 容性负载对传输线阻抗的影响
ü 工程直通车:为什么变线宽?
² 什么时候需要端接,使用哪种端接?
ü 工程直通车:为什么链式结构几乎不用串联端接?
² 驱动器的输出阻抗
² 串联端接电阻的阻值及位置
ü 工程直通车:端接电阻可以距离驱动器多远?
² 并联端接电阻的位置
² 几种拓扑结构特点
ü 工程直通车:菊花链还是Fly-by?
ü 工程直通车:链式结构中已经端接为什么还不能解决问题?
ü 工程直通车:跨越背板的链式结构
² 知识要点
² 经验法则
² 提高设计成功率的良好习惯

4、串扰、隔离与工程设计
² 串扰的形成
² 容性耦合、感性耦合、近端串扰和远端串扰
² 边沿耦合、宽边耦合
² 串扰对信号的影响
ü 工程直通车:怎样预估串扰对时序的影响?
ü 工程直通车:测试评估串扰对眼图的影响,直接测试所得结果是否可信?
² 减小串扰的方法
² 那些地方应关注串扰
² 蛇形走线
² 保护地线
ü 工程直通车:注意隐藏的风险,未处理的铺铜。
² 知识要点
² 经验法则
² 提高设计成功率的良好习惯

5、走线跨分割及工程解决方法
² 跨分割的潜在问题
² 跨分割的反射和串扰
² 表层 vs 内层
² 跨分割与腔体谐振
² 跨分割回流与PDN
ü 工程直通车:怎样设计层叠
ü 工程直通车:避免不必要的跨分割
² 知识要点
² 提高设计成功率的良好习惯

6、差分互连---怎样设计差分对
² 差分传输原理
² 差分对中的模态转换
² 差分对中的阻抗参数
² 怎样确定差分对的线宽线距
² 差分对的反射、端接、串扰
² 等长还是等距
² 差分对的返回电流
² 差分对设计原则
ü 工程直通车:消除人为的不对称
² 知识要点
² 提高设计成功率的良好习惯

7、电源完整性与工程设计
² 电源分配系统(PDN)两大功能
² 理解去耦原理
² 目标阻抗设计方法
² 电容的特性、电容的并联
² 影响谐振峰的因素
² 去耦电容网络的工程设计方法
² 去耦频率范围问题
² 电容的安装
² 电源的划分
² 直流压降
² 磁珠滤波:怎样选磁珠和电容
² 知识要点
² 提高设计成功率的良好习惯

8、交流答疑


老师介绍:
于老师 博士 著名实战型信号完整性设计专家多年大型企业工作经历,目前专注于为企业提供信号完整性设计咨询服务。拥有《信号完整性揭秘--于博士SI设计手记》 《Cadence SPB15.7 工程实例入门》等多本学术及工程技术专著。录制的《Cadence SPB15.7 快速入门视频教程(60集)》深受硬件工程师欢迎。
近15年的高速电路设计经验,专注于高速电路信号完整性系统化设计,多年来设计的电路板最高达到28层,信号速率超过12Gbps,单板内单电压轨道电流最大达到70安培,电路





欢迎光临 培训在职网 (http://www.pxzaizhi.com/) Powered by Discuz! X3.2